en fr Modeling flexible Networks On-Chip Modélisation de réseau de communication systèmes monopuce Reportar como inadecuado




en fr Modeling flexible Networks On-Chip Modélisation de réseau de communication systèmes monopuce - Descarga este documento en PDF. Documentación en PDF para descargar gratis. Disponible también para leer online.

1 TIMA - Techniques of Informatics and Microelectronics for integrated systems Architecture

Abstract : The Multi-Processors Systems on a chip MPSoC era is bringing about many new challenges for systems design in terms of computation and communication subsystems complexity. Interconnection systems became a pivotal component of the overall design, providing designers with advanced communication features such a split transactions, atomic operations and security adds-on. Momentum is building behind Networks on-chip NoC as future on-chip interconnection technology. Networks on-chip role isabout to take over shared busses whose scalability properties are already a major bottleneck for system design. Modeling of on-chip network is an exacting work; networks models must be fast, accurate and they have to sport standard interfaces. The main contributions of this work to networks on-chip design and implementation are: 1 the development of a brand new, full-edged network on-chip simulator based on OCCN, an open-source framework for NoC modeling developed within sourceforge available at http:-occn.sourceforge.net, 2 the successfull integration of heterogeneous simulation environments in extremely complex platforms used to benchmark real STMicroelectronics SoC and 3 a thorough understanding and contribution to the design of STNoC—, the new interconnection technology developed within AST Grenoble lab of STMicroelectronics for future generation systems. The modeling environment has been used to benchmark two STMicroelectronics systems on-chip for High Definition digital Television HDTV.

Résumé : Les systemes monopuce deviennent de plus en plus complexes, integrant composants a la fois logiciels et materiels dans le but de procurer une capacite de calcul croissante aux applications embarquees. L-interconnexion des composants devient un element crucial de la conception ; il fournit aux concepteursdes fonctionalites avancees telles qu-operations atomiques, transactions paralleles et primitives de communication permettant des systemes securises. Le concept de reseau sur puce s-impose comme element de communicationpour les architectures d-interconnexion des systemes de la prochaine generation. Le role des reseaux sur puce consiste a remplacer les bus partages dont la mise a l-echelle comporte de serieux problemes de conception et represente un goulot d-etranglement pour le systeme global. La modelisation d-un reseau sur puce est une tache extremement complexe ; ces modeles doivent etre a la fois rapides en terme d-execution, precis et il doivent exporter des interfaces standard an d-en ameliorer la reutilisation. Les principales contributions de cet ouvrage sont representees par : 1 le developpement d-un simulateur de reseaux sur puce complet, precis au cycle pres, base sur OCCN, un logiciel de simulation libre disponible sur sourceforge a l-adresse http:-occn.sourceforge.net , 2 l-integration de plusieurs environnements de simulation heterogenes en plate-formes tres complexes utilisees pour etudier des systemes monopuce reels produits par STMicroelectronics et 3 une connaissance complete des concepts sous-jacents aux reseaux sur puce qui a apporte une contribution importante au developpement de STNoC., la nouvelle technologie d-interconnexion de STMicroelectronics developpee au sein du laboratoire Advanced System Technology AST de Grenoble. L-environnement de modelisation realise a ete utilise pour l-etude de deux systemes monopuce reels developpes par STMicroelectronics orientes vers la television numerique a tres haute denition HDTV.

en fr

Keywords : system on-chip quality of service transaction level modeling platform interfaces networks on-chip packet switching layers

Mots-clés : systèmes monopuce qualite de service modelisation au niveau transactionnel co-simulation SystemC plate-forme interface POSIX réseaux sur puce couches réseaux commutation par paquet





Autor: L. Pieralisi -

Fuente: https://hal.archives-ouvertes.fr/



DESCARGAR PDF




Documentos relacionados